XCZU49DR
產(chǎn)品型號
AXW49產(chǎn)地
上海價(jià)格
¥160000.00XILINX ZYNQ7020 7000 多網(wǎng)口 FPGA開發(fā)板 XC7Z020 AX7021B
ALINX黑金Xilinx Zynq UltraScale+ MPSoC PCIE AI FPGA開發(fā)板 ZU5EV XCZU5EV AXU5EVB-P
Xilinx Zynq UltraScale+ MPSoC PCIE AI FPGA開發(fā)板 ZU7EV XCZU7EV Z7-P
XILINX ZYNQ7020 7000 FPGA 開發(fā)板入門 XC7Z020 AX7020
XILINX zynq7035 PCIe FMC FPGA開發(fā)板 XC7Z035 AX7350B
基于 AMD Zynq UltraScale+ RFSoC 架構(gòu)設(shè)計(jì),專為高性能射頻信號處理與實(shí)時(shí)控制場景優(yōu)化
高性能芯片
16 個(gè) 14bit ADC
16個(gè)14bit DAC
靈活擴(kuò)展性
高速數(shù)據(jù)處理性能
高速數(shù)據(jù)傳輸性能
采用 Zynq UltraScale+ XCZU49DR FPGA 芯片,集成 Quad ARM Cortex-A53和 Dual ARM Cortex-R5F 處理器,支持實(shí)時(shí)操作系統(tǒng)(RTOS)與 Linux 并行運(yùn)行
Logic Cells
LUTs
DSP Slices
PS DDR4
PL DDR4
QSPI FLASH
通過高密度信號鏈、直接射頻采樣及異構(gòu)計(jì)算整合,有效解決了多通道系統(tǒng)在性能、功耗與復(fù)雜度方面的挑戰(zhàn),適用于5G基站、相控陣?yán)走_(dá)等高端應(yīng)用場景
支持 16 路 14 bit ADC 2.5GSPS 輸入,16 路 14 bit DAC 9.85GSPS 輸出, 單端信號輸入輸出,通過巴倫器件進(jìn)行差分單端互轉(zhuǎn)功能,完成對數(shù)據(jù)的發(fā)送和接收,并且VCM 信號也引出至 TP,方便用戶調(diào)節(jié)共模電壓
Zynq UltraScale+ RFSoC 異構(gòu)計(jì)算架構(gòu),包括完整的 ARM 處理子 系統(tǒng)、FPGA 架構(gòu),以及 RF 信號鏈中的完整模數(shù)可編程性
·16 路 14-bit 射頻直采ADC/DAC
·支持多板級聯(lián)同步,滿足大規(guī)模系統(tǒng)(雷達(dá)陣列等)需求
·直接射頻采樣技術(shù)替代傳統(tǒng)模擬轉(zhuǎn)換,降低功耗與成本
·點(diǎn)芯片級集成 ADC/DAC,消除 JESD204B 接口需求,減少信號延遲至微秒級?
·RFSoC 架構(gòu)融合 FPGA+ARM+DSP,支持流式數(shù)據(jù)處理與智能決策一體化
·通過硬件加速與多核協(xié)同,釋放大量邏輯資源用于定制化算法
芯片型號
XCZU49DR-2FFVF1760E
芯片 CPU
Quad-core Arm CortexA53 MPCore
Dual-core Arm Cortex R5F MPCore
14 bit 2.5GSPS RF-ADC
16
14 bit 9.85GSPS RF-DAC
16
Decimation/ interpolation
1x, 2x, 3x, 4x, 5x, 6x, 8x, 10x, 12x, 16x, 20x, 24x, 40x
GTY
16
System Logic Cell
930K
CLB LUTs
425K
Max.Dist.RAM
13.0Mb
Total Block RAM
38.0Mb
UltraRAM
22.5Mb
DSP Slices
4272
PCIe Gen4 x8
2
內(nèi)存
PS 端 4 片 1GB DDR4 共 4GB,64bit,數(shù)據(jù)速率 2400Mbps
PL 端 4 片 1GB DDR4 共 4GB,64bit,數(shù)據(jù)速率 2400Mbps
板卡供電
電源供電接口采用 39-30-1060(輸入電壓 24~32V)
PS 端接口
2x 128MB QSPI flash 固化配置文件
1x USB 3.0 Port
1x 10/100/1000 Ethernet RGMII (RJ45) 網(wǎng)口
1x Mircro SD Card
PL 端接口
1x M.2 接口,接 M.2 SSD 固態(tài)硬盤(需要用戶購買)
16 路 ADC (14-bit 、2.5GSPS) 端口
16 路 DAC (14-bit、9.85GSPS) 端口
1 路內(nèi)置的 RTC 實(shí)時(shí)時(shí)鐘
32x IO
1x 10/100/1000 Ethernet RGMII (RJ45) 網(wǎng)口
功耗
60W(根據(jù)用途,以實(shí)測值)
環(huán)境溫度
工作時(shí) -40℃~70℃
FPGA 開發(fā)板
1 塊
散熱風(fēng)扇
1 個(gè)
SD卡
1 根
網(wǎng)線
1 個(gè)
Type-c 線
1 根
電源適配器
1 個(gè)
SMA 線
1 個(gè)
1 個(gè)
尺寸大小
擴(kuò)展板 200mm x 200mm
擴(kuò)展板結(jié)構(gòu)尺寸圖
XCZU49DR 芯片集成 Quad Cortex-A53 處理器 + 930K 邏輯單元,支持復(fù)雜算法實(shí)時(shí)處理,適用于 5G 基站、雷達(dá)信號處理等高精度場景
通過 Zynq RFSoC 無線基礎(chǔ)設(shè)施制造商可實(shí)現(xiàn)顯著的占板面積及功耗減少,這對后期MIMO技術(shù)的發(fā)展至關(guān)重要
通過 Zynq RFSoC 中用直接 RF 采樣、高靈活、可重構(gòu)邏輯及軟件可編程性,為信號生成和信號分析構(gòu)建高速度的多功能儀器
具有 16 通道 ADC 和 16 通道 DAC,可滿足更大的應(yīng)用需求,能夠在預(yù)警場景下實(shí)現(xiàn)低時(shí)延收發(fā),獲得最佳響應(yīng)時(shí)
通過 Zynq RFSoC 中用直接 RF 采樣、高靈活、可重構(gòu)邏輯及軟件可編程性,為信號生成和信號分析構(gòu)建高速度的多功能儀器
所有出售產(chǎn)品主體保修期為 12 個(gè)月,其中 FPGA 芯片、液晶屏為易損件,不在保修范圍內(nèi)。
所有配件及贈(zèng)品不在保修范圍內(nèi)。